Dr. Iván Rodrigo Padilla Cantoya
Detalle BN6
- Inicio
- Dr. Iván Rodrigo Padilla Cantoya
Dr. Iván Rodrigo Padilla Cantoya
Departamento de Electrónica, Sistemas e Informática
ivapadil@iteso.mx
Tel. 36693434 Ext. 3131
Doctor y maestro en Ingeniería Eléctrica por la New Mexico State University (NMSU), en Las Cruces, Nuevo México, Estados Unidos. En 2008, realizó un post-doctorado en el Departamento de Ingeniería Eléctrica del Instituto Nacional de Astrofísica, Óptica y Electrónica (INAOE) en Puebla, México.
Desde el 2009 labora en el ITESO, donde ha impartido varios cursos en la Maestría en Diseño Electrónico y en la Especialidad en Diseño de Circuitos Integrados en el área de diseño de circuitos integrados analógicos, y cursos de electrónica analógica avanzada en licenciatura. Lideró un proyecto de investigación con fondos Conacyt y actualmente es miembro del Sistema Nacional de Investigadores (SNI) de Conacyt, Nivel 1.
Campo de especialidad: diseño de circuitos integrados analógicos y de señal mixta, con énfasis en diseño de circuitos de baja potencia y alta velocidad.
Ivan Padilla-Cantoya, "Capacitor multiplier with wide dynamic range and large multiplication factor for filter applications," IEEE Transactions on Circuits and Systems II, vol. 60, no. 3, pp. 152-156, March 2013.
Ivan Padilla-Cantoya, "Low-power high parallel load resistance current-mode grounded and floating capacitor multiplier," IEEE Transactions on Circuits and Systems II, vol. 60, no. 1, pp. 16-20, January 2013.
Artículos de congreso
Iván Padilla-Cantoya, F. Silva-Del-Rosario, M. Silva-Martinez and J. Molinar-Solis, "Comparison of conventional and new class AB modifications of the Flipped Voltage Follower and their implementation in high performance amplifiers," IEEE Latin-American Symposium on Circuits and Systems 2014, LASCAS'14, Santiago, Chile, Feb 25 – 28, 2014.
Jesus E Molinar-Solis, Rodolfo Garcia-Lozano, Alejandra Morales-Ramirez, Carlos Muñiz-Montero, Ivan Padilla-Cantoya, Alejandro Diaz-Sanchez, "A CMOS voltage-mode Exponential Converter based on FFVF´s," IBERCHIP Workshop 2014, Santiago, Chile, Feb 25 – 28, 2014.
C. Rivera-Escobar, F. Silva-del-Rosario, M. Silva, and Ivan Padilla-Cantoya, "Multiple stage capacitor multiplier using dual-output differential amplifiers," IEEE Latin-American Symposium on Circuits and Systems 2013, LASCAS'13. Cusco, Peru, Feb 27 – Mar 01, 2013.
Iván Padilla-Cantoya, "Compact low-voltage CMOS analog divider using a four-quadrant multiplier and biasing control circuit," IEEE International Midwest Symposium on Circuits and Systems 2012, MWSCAS'12, Boise, ID, Aug 5-8, 2012.
Capítulos de libro
Iván Padilla Cantoya, "Essential Analog Circuit Topologies", in High Performance Analog and Power Management Circuit Design Techniques for Modern SoCs. 1st ed. Springer International Publishing, 2015, chapter 2