Dr. José Ernesto Rayas Sánchez
Detalle BN6
- Inicio
- Dr. José Ernesto Rayas Sánchez
Dr. José Ernesto Rayas Sánchez
Profesor investigador de tiempo completo en el Departamento de Electrónica, Sistemas e Informática
Doctor en Ingeniería Eléctrica (McMaster University, Canadá); maestro en Ingeniería con especialidad en Ingeniería Eléctrica (Tecnológico de Monterrey, campus Monterrey); licenciado en Ingeniería Electrónica (ITESO).
En ITESO, profesor investigador de tiempo completo en el DESI y director del Grupo de Investigación en Ingeniería Asistida por Computadora de Circuitos y Sistemas (CAECAS, por sus siglas en inglés); primer coordinador del Doctorado en Ciencias de la Ingeniería (2013-2019); miembro titular y presidente del Tribunal Universitario (2010-2012 y 2012-2014, respectivamente); coordinador del Centro de Pedagogía Ignaciana (1996-1997); jefe del Departamento de Sistemas Electromecánicos, Electrónicos y Computacionales (1993-1996); gestor de la Maestría en Electrónica Industrial (1992-1993); coordinador de la Licenciatura en Ingeniería Electrónica (1990-1992).
Desarrollo de métodos asistidos por la computadora (CAD/EDA) y basados en conocimiento para el modelado, diseño y optimización de circuitos y dispositivos electrónicos de alta velocidad (incluyendo circuitos de RF, microonda e inalámbricos), empleando frugalmente simuladores de alta exactitud pero alto costo computacional mediante técnicas de mapeo espacial, aprendizaje máquina e inteligencia artificial, tema sobre el cual ha producido numerosas publicaciones científicas internacionales.
Artículos de revista recientes
- J. E. Rayas-Sánchez, “Cognitive Broyden-based input space mapping for design optimization,” IEEE Microwave and Wireless Technology Letters, vol. 35, no. 6, pp. 760-763, Jun. 2025. (https://ieeexplore.ieee.org/document/10978889)
- J. E. Rayas-Sánchez, Q. J. Zhang, J. W. Rautio, N. K. Nikolova, V. E. Boria, Q. S. Cheng, M. Yu, and W. J. R. Hoefer, “Microwave modeling and design optimization: The legacy of John Bandler,” IEEE Trans. Microwave Theory Techn., vol. 73, no. 01, pp. 87-101, Jan. 2025. (https://ieeexplore.ieee.org/document/10633904)
- J. E. Rayas-Sánchez, R. A. Rodríguez-Solís, and R. S. Murphy-Arteaga, “An Overview on the Fifth IEEE MTT-S Latin America Microwave Conference (LAMC-2025),” IEEE Microwave Magazine, vol. 25, no. 12, pp. 47-50, Dec. 2024. (https://ieeexplore.ieee.org/document/10744801)
- J. E. Rayas-Sánchez and J. A. Reynoso-Hernández, “An overview on RF and microwave research in Latin America: scanning Latin American research on microwaves,” IEEE Microwave Magazine, vol. 24, no. 5, pp. 45-57, May 2023. (https://ieeexplore.ieee.org/document/10099013)
- J. W. Bandler and J. E. Rayas-Sánchez, “An early history of optimization technology for automated design of microwave circuits,” IEEE J. of Microwaves, vol. 3, no. 1, pp. 319-337, Jan. 2023. (https://ieeexplore.ieee.org/document/9997133/)
- A. E. Moreno-Mojica and J. E. Rayas-Sánchez, “Frequency- and time-domain yield optimization of a power delivery network subject to large decoupling capacitor tolerances,” IEEE Trans. Computer-Aided Design of Integrated Circuits and Systems, vol. 41, no. 12, pp. 5610-5620, Dec. 2022. (https://ieeexplore.ieee.org/document/9745029/)
- A. Viveros-Wacher, R. Baca-Baylón, F. E. Rangel-Patiño, J. L. Silva-Cortés, E. A. Vega-Ochoa, and J. E. Rayas-Sánchez, “Fast jitter tolerance testing for high-speed serial links in post-silicon validation,” IEEE Trans. Electromagnetic Compatibility, vol. 64, no. 2, pp. 516-523, Apr. 2022.. (https://ieeexplore.ieee.org/document/9614333/)
- J. E. Rayas-Sánchez, S. Koziel, and J. W. Bandler, “Advanced RF and microwave design optimization: a journey and a vision of future trends,” IEEE J. of Microwaves, vol. 1, no. 1, pp. 481-493, Jan. 2021. (https://ieeexplore.ieee.org/document/9318755/)
- F. J. Leal-Romo, J. E. Rayas-Sánchez, and J. L. Chávez-Hurtado, “Surrogate-based analysis and design optimization of power delivery networks,” IEEE Trans. Electromagnetic Compatibility, vol. 62, no. 6, pp. 2528-2537, Dec. 2020. (https://ieeexplore.ieee.org/document/9046299/)
Capítulos de libros
- F. E. Rangel-Patiño and J. E. Rayas-Sánchez, “Surrogate-based modeling and design optimization techniques for signal integrity in high-performance computer platforms,” in Surrogate Modeling for High-Frequency Design: Recent Advances, S. Koziel and A. Pietrenko-Dabrowska, Ed., Singapore: World Scientific Pub. Europe, 2022, ch. 5, pp. 153-211.
- J. E. Rayas-Sánchez, “Artificial neural networks and space mapping for EM-based modeling and design of microwave circuits,” in Surrogate-Based Modeling and Optimization: Applications in Engineering, S. Koziel and L. Leifsson, Ed., New York, NY: Springer, 2013, ch. 7, pp. 147-169.
- J. E. Rayas-Sánchez, “Neural space mapping methods for EM-based yield estimation,” in Simulation-Driven Design Optimization and Modeling for Microwave Engineering, S. Koziel, X-S Yang, and Q. J. Zhang, Ed., London, England: Imperial College Press, 2013, ch. 11, pp. 271-310.
- J. E. Rayas-Sánchez, “Electromagnetics-based design using artificial neural networks,” in Special Topics of EMC at Chip and System Levels, D. Lupi, Ed., Buenos Aires, Argentina: Dunken, Programa CYTED (Programa Iberoamericano de Ciencia y Tecnología para el Desarrollo), 2006, ch. 3, pp. 75-129.
- Desde 2024 es Editor Asociado de la revista IEEE Microwave and Wireless Technology Letters.
- Miembro del Sistema Nacional de Investigadores e Investigadoras (SNII CONAHCYT), nombrado Investigador Nacional Nivel III (2024-2028).
- Miembro del buró de conferencistas (Speakers Bureau, de la de la Sociedad de Teoría y Tecnología de Microondas (MTT-S) del IEEE, siendo además el único representante de Latinoamérica en dicho buró de conferencistas (2022 a la fecha).
- Desde 2019 es el representante de la MTT-S ante el Buró de Gobernadores del Consejo del IEEE en Automatización del Diseño Electrónico (IEEE Council on Electronic Design Automation, CEDA)
- Presidente (2018-2019) y Vice-presidente (2016-2017) del IEEE MTT-1 on CAD (IEEE Microwave Theory and Technology Society (MTT-S) - Technical Committee Num. 1 on Computer Aided Design, now TC-2 on Design Automation).
- Seleccionado (por invitación) como Revisor Experto del Consejo Nacional de Investigación en Ingeniería y Ciencias Naturales de Canadá (Expert Reviewer of the Natural Sciences and Engineering Research Council of Canada, NSERC), como miembro del Comité Científico del Programa Consolider del Ministerio de Ciencia e Innovación del Gobierno de España, como evaluador de proyectos del Buró del Fondo de Investigación del Gobierno de Islandia (The Board of the Icelandic Research Fund, IRF), como evaluador de la Fundación de Ciencia y Tecnología del Estado de Kentucky, E.U. (Kentucky Science and Engineering Foundation, KSEF), como evaluador del Centro Nacional de Ciencias de Polonia (National Science Centre (Narodowe Centrum Nauki – NCN), Poland), y como evaluador de la Fundación Europea para la Ciencia (European Science Foundation, ESF) y como evaluador de proyectos del Consejo de Fondos para la Investigación de Hong Kong, China (Research Grants Council (RGC) of Hong Kong, China).
- Sinodal externo en exámenes de tesis doctorales de varias universidades nacionales y extranjeras, incluyendo a la prestigiada universidad canadiense Carleton University.
- Director de tesis de la estudiante del Doctorado en Ciencias de la Ingeniería del ITESO, Aurea Edna Moreno Mojica, quien recibió en 2022 del IEEE MTT-S la prestigiosa ayudantía para estudiantes de posgrado por los méritos de su temática de investigación (IEEE Microwave Theory and Technology Society Graduate Fellowship), siendo hasta la fecha el único caso premiado de una universidad latinoamericana.
- Director de tesis doctoral del estudiante del Doctorado en Ciencias de la Ing. del ITESO, Francisco Rangel-Patiño, quien recibió en 2018 el primer lugar mundial de Tesis Doctorales del IEEE TTTC’s E.J. McCluskey (IEEE TTTC’s E. J. McCluskey Doctoral Thesis Award).
- El Premio ADIAT 2018 a la Innovación Tecnológica en la categoría Empresa Grande fue otorgado en Tercer Lugar al proyecto presentado por Intel Guadalajara titulado “Metodologías de Optimización y Herramientas de Calidad en la Validación Post-Silicio Industrial de Enlaces de Alta Velocidad,” en el cual participé como investigador y director de las tesis doctorales de los dos investigadores principales (Francisco Rangel-Patiño y Andrés Viveros-Wacher).
- Presidente General del congreso inaugural del IEEE MTT-S en Latinoamérica (General Chair of the First IEEE MTT-S Latin America Microwave Conference, LAMC-2016), celebrado en Puerto Vallarta, México, del 12 al 14 de diciembre de 2016.
- Distinguido mediante la categoría de Profesor Numerario del ITESO (2005 a la fecha) así como Profesor Emérito del ITESO (2024 a la fecha).
Edificio T, cubículo 369
Teléfono: 3336693434 ext. 3096
Correo electrónico: erayas@iteso.mx